摘要: 介绍了一种高性能CMOS采样/保持电路,在0.35-μm工艺、3.3-V电源和18-mW功耗下,实现了50-MHz采样频率,输入直到奈奎斯特频率仍能达到10位精度的要求。电路采用全差分结构、底极板采样、栅压自举开关技术、增益自举的折叠共源共栅跨导核心运算放大器和钳制共模电平的电平控制放大器。
中图分类号:
李铁 郭立 白雪飞. 一种50M采样速率CMOS采样/保持电路[J]. 中国科学院大学学报, 2007, 24(6): 788-793.
LI Tie, GUO Li, BAI Xue-fei. A CMOS high performance 50MSPS sample/hold circuit[J]. , 2007, 24(6): 788-793.