摘要:
为了降低接收机功耗,提出一种基于插值的单倍采样接收机架构. 性能分析显示,在具备成形滤波器的情况下,此构架仅以不足0.1dB的损失为代价,将抗干扰计算量降低了一半,从而极大地降低了接收机计算负担和整体功耗.
中图分类号:
田宇, 李国通, 杨根庆. 抗干扰插值迟早门扩频跟踪构架[J]. 中国科学院大学学报, 2009, 26(4): 513-516.
TIAN Yu, LI Guo-Tong, YANG Gen-Qing. Interpolation-based anti-jamming E-D-gate DS-SS code tracking architecture[J]. , 2009, 26(4): 513-516.